💎一站式轻松地调用各大LLM模型接口,支持GPT4、智谱、星火、月之暗面及文生图 广告
Quartus 工程编译好之后,要想能够将对应的编程信息配置到 FPGA 中,有3 种方法。 ***** 第一为使用 JTAG 直接下载 sof 文件,第二为将 sof 文件转换为 jic 文件,烧写到 E PCS 中,然后设置 FPGA 从 EPCS 中启动。第三种方式是将编程文件转换为二进制数据流文件(.rbf),然后放置在 SoC 的启动镜像 SD 卡中,在 Uboot 启动阶段将其配置到 FPGA 中。关于使用 JTAG 下载 sof 文件和 jic 文件的操作方法,可以参考本书“SoC FPGA 开发板的 FPGA 配置数据下载和固化”章节的内容。 ***** 在 AC501\_SoC\_GHRD 工程中,提供了一个名为“sof\_to\_rbf.bat”的脚本文件,存放于 AC501\_SoC\_GHRD\\output\_files 目录下。使用时,仅需双击该文件,即可自动运行并生成名为 soc\_system.rbf 的文件。