多应用+插件架构,代码干净,二开方便,首家独创一键云编译技术,文档视频完善,免费商用码云13.8K 广告
**扇出系数**(英语:Fan-out)是电子技术中表明逻辑门带负载能力的一个量度,其定义为一个逻辑门电路能驱动与之同类逻辑门的个数。 **Genus** 是大规模并行RTL和物理综合工具。 **Innovus** 为Cadence于2015年发布的全新版数字芯片P&R布局布线版图设计工具。 **Modus** 诊断与测试工具,可做扫描插入、压缩、ATPG、逻辑和存储器BIST、PMBIST。压缩比率达400倍。 **Leakage power** 电路处在inactive或者static时的功耗 **physical verifiction** PV **drc**:设计规则检查。 **lvs**:电气规则检查 **wns**: worst negative slsck 最差的slack值,表征芯片最差的性能。 **tns**: total negative 所有负的slack值之和,表征芯片的一个性能范围。 **inverters** :反相器 **FeedThrough**:"穿通连接" **P&R** 布局与绕线 **Voltage** 电压 **Fan-out** :扇出 **RC Extraction** :电阻电容萃 取() **TTL** :电平信号规定,+5V等价于逻辑“1”,0V等价于逻辑“0”采用二进制来表示数据时。这样的数据通信及电平规定方式,被称做TTL(晶体管-晶体管逻辑电平)信号系统。这是计算机处理器控制的设备内部各部分之间通信的标准技术。 **violation** 违例 **Synthesis** :合成 **skew** 偏差 **semiconductor** 半导体 **Ge transistor** Ge 晶体管 **Power Dissipation** 消耗功率 **Logic thresholds** : 就是逻辑高低电平的分界电压,比如阈值是1.4V的话,高于1.4的就是逻辑1,低于1.4的就是逻辑0。 **Noise Margin**: 噪声容限(英语:Noise Margin)是指在前一极输出为最坏的情况下,为保证后一极正常工作,所允许的最大噪声幅度 。在数字电路中,一般常以“1”态下(上)限噪声容限和“0”态上(下)限噪声容限中的最小值来表示电路(或元件)的噪声容限。噪声容限越大说明容许的噪声越大,电路的抗干扰性越好。 **Crosstalk** :串扰是两条信号线之间的耦合、信号线之间的互感和互容引起线上的噪声。只要有电流的存在,就会有磁场存在,磁场之间的干扰就是串扰的来源。 **inverters** 反相器是可以将输入信号的相位反转180度,这种电路应用在模拟电路,比如说音频放大,时钟振荡器等。在电子线路设计中,经常要用到反相器。CMOS反相器电路由两个增强型MOS场效应管组成。典型TTL与非门电路电路由输入级、中间级、输出级组成。 **Flat band voltage** :平带电压(Flat band voltage)就是在MOS系统中,使半导体表面能带拉平(呈平带状态)所需要外加的电压。 **low-resistivity** 低电阻率 **CMOS Latchup** CMOS闭锁 **Hot-Carrier Effects** 热载流子效应 **Latch-up** : CMOS集成电路具有寄生硅控制整流器(SCR)。通电后,SCR可以开启,从而形成从电源到接地的低电阻路径。电流会破坏芯片。早期CMOS问题。可以通过适当的电路/布局结构来解决。 Use tub ties to connect tub to power rail. Use enough to create low-voltage connection. **Permittivity** 介电常数; 电容率; 相对介电常数; 介电系数; 介电率; **dielectric** :电介质 **Mbist **片上存储系统 ** MUX** 数据选择器(multiplexer)