` `在quartus平台中使用串口模块的IP,需要使用到platform designer软件来实现。
## 操作步骤
` `1、在quartus界面调出IP Catalog界面。
![](https://img.kancloud.cn/59/17/5917074887afaa925648d05b7198adbc_469x778.png)
` `2、在IP catalog中搜索UART,找到RS2323模块,并双击打开,选择合适的路径和存放。
![](https://img.kancloud.cn/bd/e4/bde4349aec0a622288f50764588a3c90_1447x704.png)
` `3、使用该模块若不搭建nios软核,则使用streaming。
![](https://img.kancloud.cn/6c/48/6c482e5cd243b42ecf08fa42e56cda89_495x471.png)
在右上角电机Block Symbol或者在菜单选择View->Block Symbol打开模块符号。
![](https://img.kancloud.cn/46/54/465477631e87ebb3e0baeaf4f4e83c11_678x515.png)
` `4、串口配置了波特率,其自动配置的参数与时钟有关,因此需要加入时钟模块,告知系统输入时钟为多少。
操作如下:
![](https://img.kancloud.cn/30/ef/30efbaa4fd005352ec47a50572cac4fd_591x632.png)
` `5、打开系统连接的界面,为其添加时钟输入模块。
![](https://img.kancloud.cn/12/10/1210379201fc2fc4df1a32152b8c0be3_532x583.png)
` `6、在IP搜索栏搜索clock,双击选择的模块添加时钟模块,输入模块。
![](https://img.kancloud.cn/28/16/28169074b341b6f67f8cccafe6c3c3c2_710x551.png)
` `7、根据板载资源,设置时钟的参考时钟。
![](https://img.kancloud.cn/f1/3d/f13dfbbd6e08fd3bef7b3765696999fe_1168x775.png)
` `8、连接时钟模块和串口模块的clk和reset。
![](https://img.kancloud.cn/07/99/079943c0561fabdc6d9dc198b1a55b44_591x349.png)
` `9、点击Generate HDL生成模块。
![](https://img.kancloud.cn/29/fb/29fbc8cfaf82f548a4e46b9fe93deef3_1911x1059.png)
` `10、在quartus中添加生成的sys系统。
![](https://img.kancloud.cn/2c/a4/2ca429400defa9271c42e8e48d2b916c_1784x759.png)
![](https://img.kancloud.cn/60/1a/601a0e3f4360e5ccd7aa8574567dfbf8_1017x843.png)
![](https://img.kancloud.cn/fa/03/fa03fa8dac27df4c231489e5f876fd62_1036x618.png)
![](https://img.kancloud.cn/e0/78/e078691c39c8a27a3f040a634931f364_1006x851.png)
` `11、从platform designer生成模块实例将实例拷贝到添加到quartus的顶层文件中,添加写数据和读数据的时序。
![](https://img.kancloud.cn/8f/8d/8f8d67387f76c22528a431f0571d71a3_1240x552.png)
![](https://img.kancloud.cn/a3/45/a345336e4ff2507738519c3064b145e9_604x501.png)
![](https://img.kancloud.cn/8c/16/8c16165c87a23dc6ec864f3d0618ad6c_1302x394.png)
这里只测试一下串口发送数据的功能,接收数据的操作基本是一样的。
` `12、在platform designer查看串口模块发送数据的时序。
![](https://img.kancloud.cn/36/3f/363f7ebe909f96b915c08d3b8c2bbf73_1011x553.png)
![](https://img.kancloud.cn/5b/2a/5b2abc2612a7e75e007067a71b08695c_1619x863.png)
` `同理在这里一样可以查看到接收数据的时序。
` `需要注意的是,时序中的数据其实是在to_uart_valid信号为1时,在每一个时钟上升沿读取一个要发送的数据,当数据读入后to_uart_ready信号通知RS232模块发送数据,可以在需要发送的数据都写入RS232后在让to_uart_valid信号拉高触发发送,也可以在valid信号之后就开始触发,但是一定得注意发送的数据个数适合valid信号为高电平时其中有多少个上升沿决定的。
` `下面是测试串口发送数据的顶层文件。
```
module top2(
input wire clk,//50MHz时钟
//rst,//
output reg led, //用于指示
input wire rxd,
output wire txd,
inout dht_io
);
//*********************************PROCESS**************************************
// 复位模块
//******************************************************************************
reg rst_n ;
reg [15:0]delay_cnt;
always@(posedge clk)
begin
if(delay_cnt>=16'd35530)begin
delay_cnt <= delay_cnt;
rst_n <= 1'b1;
end
else begin
rst_n <= 1'b0;
delay_cnt <= delay_cnt + 1'b1;
end
end
//指示灯
//assign txd = led;
reg [31:0]cnt;
reg led_f1,tx_flag;
always@(posedge clk)
begin
led_f1 <= led;
tx_flag <= led &(~led_f1);
if(cnt >= 32'd25000000 - 1)
begin
cnt <= 0;
led <=~led;
end
else begin
cnt <= cnt + 1'b1 ;
end
end
//--------------------------------------------
localparam s_s1=0;
localparam s_s2=1;
localparam s_s3=2;
localparam s_s4=3;
reg [7:0]send_data;
reg to_uart_valid , to_uart_ready;
reg [2:0]send_st;
reg [7:0]data_cnt;
always@(posedge clk)
begin
if(!rst_n)begin
to_uart_ready <= 1'b0;
to_uart_valid <= 1'b0;
send_data <= 8'd0;
send_st<= s_s1;
data_cnt <= 8'd0;
end
else begin
case(send_st)
s_s1:begin//待机
if(tx_flag)begin
send_st <= s_s2;
to_uart_valid <= 1'b0;
to_uart_ready<= 1'b0;
data_cnt <= 8'd0;
send_data <= 9;
end
else begin
to_uart_valid <= 1'b0;
to_uart_ready<= 1'b0;
end
end
s_s2:begin
if(data_cnt <= 8'd8-1'b1)begin
to_uart_valid <= 1'b1;
//to_uart_ready <= (data_cnt >= 8'd5-1)?1'b0:1'b1;
send_data <= data_cnt+1;
data_cnt <= data_cnt + 1'b1;
send_st <= (data_cnt >= 8'd5-1)?s_s3:s_s2;
end
end
s_s3:begin
to_uart_valid <= 1'b0;
to_uart_ready <= 1'b1;
send_st <= s_s1;
data_cnt<=8'd0;
end
default :send_st <= s_s1;
endcase
end
end
IP_UART u0 (
//.rs232_0_from_uart_ready (<connected-to-rs232_0_from_uart_ready>), // rs232_0_avalon_data_receive_source.ready
//.rs232_0_from_uart_data (<connected-to-rs232_0_from_uart_data>), // .data
//.rs232_0_from_uart_error (<connected-to-rs232_0_from_uart_error>), // .error
//.rs232_0_from_uart_valid (<connected-to-rs232_0_from_uart_valid>), // .valid
.rs232_0_to_uart_data (send_data), // rs232_0_avalon_data_transmit_sink.data
.rs232_0_to_uart_error (), // .error
.rs232_0_to_uart_valid (to_uart_valid), // .valid
.rs232_0_to_uart_ready (to_uart_ready), // .ready
.rs232_0_UART_RXD (rxd), // rs232_0_external_interface.RXD
.rs232_0_UART_TXD (txd), // .TXD
.clk_clk (clk), // clk.clk
.reset_reset_n (rst_n) // reset.reset_n
);
endmodule
```
` `结果如下:
![](https://img.kancloud.cn/80/0c/800c2a8a9799742811c00dc18b0f4c65_942x690.png)
- 序
- 第1章 Linux下开发FPGA
- 1.1 Linux下安装diamond
- 1.2 使用轻量级linux仿真工具iverilog
- 1.3 使用linux shell来读写串口
- 1.4 嵌入式上的linux
- 设备数教程
- linux C 标准库文档
- linux 网络编程
- 开机启动流程
- 1.5 linux上实现与树莓派,FPGA等通信的串口脚本
- 第2章 Intel FPGA的使用
- 2.1 特别注意
- 2.2 高级应用开发流程
- 2.2.1 生成二进制bit流rbf
- 2.2.2 制作Preloader Image
- 2.2.2.1 生成BSP文件
- 2.2.2.2 编译preloader和uboot
- 2.2.2.3 更新SD的preloader和uboot
- 2.3 HPS使用
- 2.3.1 通过JTAG下载代码
- 2.3.2 HPS软件部分开发
- 2.3 quartus中IP核的使用
- 2.3.1 Intel中RS232串口IP的使用
- 2.4 一些问题的解决方法
- 2.4.1 关于引脚的复用的综合出错
- 第3章 关于C/C++的一些语法
- 3.1 C中数组作为形参不传长度
- 3.2 汇编中JUMP和CALL的区别
- 3.3 c++中map的使用
- 3.4 链表的一些应用
- 3.5 vector的使用
- 3.6 使用C实现一个简单的FIFO
- 3.6.1 循环队列
- 3.7 C语言不定长参数
- 3.8 AD采样计算同频信号的相位差
- 3.9 使用C实现栈
- 3.10 增量式PID
- 第4章 Xilinx的FPGA使用
- 4.1 Alinx使用中的一些问题及解决方法
- 4.1.1 在Genarate Bitstream时提示没有name.tcl
- 4.1.2 利用verilog求位宽
- 4.1.3 vivado中AXI写DDR说明
- 4.1.4 zynq中AXI GPIO中断问题
- 4.1.5 关于时序约束
- 4.1.6 zynq的PS端利用串口接收电脑的数据
- 4.1.7 SDK启动出错的解决方法
- 4.1.8 让工具综合是不优化某一模块的方法
- 4.1.9 固化程序(双核)
- 4.1.10 分配引脚时的问题
- 4.1.11 vivado仿真时相对文件路径的问题
- 4.2 GCC使用Attribute分配空间给变量
- 4.3 关于Zynq的DDR写入byte和word的方法
- 4.4 常用模块
- 4.4.1 I2S接收串转并
- 4.5 时钟约束
- 4.5.1 时钟约束
- 4.6 VIVADO使用
- 4.6.1 使用vivado进行仿真
- 4.7 关于PicoBlaze软核的使用
- 4.8 vivado一些IP的使用
- 4.8.1 float-point浮点单元的使用
- 4.10 zynq的双核中断
- 第5章 FPGA的那些好用的工具
- 5.1 iverilog
- 5.2 Arduino串口绘图器工具
- 5.3 LabVIEW
- 5.4 FPGA开发实用小工具
- 5.5 Linux下绘制时序图软件
- 5.6 verilog和VHDL相互转换工具
- 5.7 linux下搭建轻量易用的verilog仿真环境
- 5.8 VCS仿真verilog并查看波形
- 5.9 Verilog开源的综合工具-Yosys
- 5.10 sublim text3编辑器配置verilog编辑环境
- 5.11 在线工具
- 真值表 -> 逻辑表达式
- 5.12 Modelsim使用命令仿真
- 5.13 使用TCL实现的个人仿真脚本
- 5.14 在cygwin下使用命令行下载arduino代码到开发板
- 5.15 STM32开发
- 5.15.1 安装Atollic TrueSTUDIO for STM32
- 5.15.2 LED闪烁吧
- 5.15.3 模拟U盘
- 第6章 底层实现
- 6.1 硬件实现加法的流程
- 6.2 硬件实现乘法器
- 6.3 UART实现
- 6.3.1 通用串口发送模块
- 6.4 二进制数转BCD码
- 6.5 基本开源资源
- 6.5.1 深度资源
- 6.5.2 FreeCore资源集合
- 第7章 常用模块
- 7.1 温湿度传感器DHT11的verilog驱动
- 7.2 DAC7631驱动(verilog)
- 7.3 按键消抖
- 7.4 小脚丫数码管显示
- 7.5 verilog实现任意人数表决器
- 7.6 基本模块head.v
- 7.7 四相八拍步进电机驱动
- 7.8 单片机部分
- 7.8.1 I2C OLED驱动
- 第8章 verilog 扫盲区
- 8.1 时序电路中数据的读写
- 8.2 从RTL角度来看verilog中=和<=的区别
- 8.3 case和casez的区别
- 8.4 关于参数的传递与读取(paramter)
- 8.5 关于符号优先级
- 第9章 verilog中的一些语法使用
- 9.1 可综合的repeat
- 第10章 system verilog
- 10.1 简介
- 10.2 推荐demo学习网址
- 10.3 VCS在linux上环境的搭建
- 10.4 deepin15.11(linux)下搭建system verilog的vcs仿真环境
- 10.5 linux上使用vcs写的脚本仿真管理
- 10.6 system verilog基本语法
- 10.6.1 数据类型
- 10.6.2 枚举与字符串
- 第11章 tcl/tk的使用
- 11.1 使用Tcl/Tk
- 11.2 tcl基本语法教程
- 11.3 Tk的基本语法
- 11.3.1 建立按钮
- 11.3.2 复选框
- 11.3.3 单选框
- 11.3.4 标签
- 11.3.5 建立信息
- 11.3.6 建立输入框
- 11.3.7 旋转框
- 11.3.8 框架
- 11.3.9 标签框架
- 11.3.10 将窗口小部件分配到框架/标签框架
- 11.3.11 建立新的上层窗口
- 11.3.12 建立菜单
- 11.3.13 上层窗口建立菜单
- 11.3.14 建立滚动条
- 11.4 窗口管理器
- 11.5 一些学习的脚本
- 11.6 一些常用的操作语法实现
- 11.6.1 删除同一后缀的文件
- 11.7 在Lattice的Diamond中使用tcl
- 第12章 FPGA的重要知识
- 12.1 面积与速度的平衡与互换
- 12.2 硬件原则
- 12.3 系统原则
- 12.4 同步设计原则
- 12.5 乒乓操作
- 12.6 串并转换设计技巧
- 12.7 流水线操作设计思想
- 12.8 数据接口的同步方法
- 第13章 小项目
- 13.1 数字滤波器
- 13.2 FIFO
- 13.3 一个精简的CPU( mini-mcu )
- 13.3.1 基本功能实现
- 13.3.2 中断添加
- 13.3.3 使用中断实现流水灯(实际硬件验证)
- 13.3.4 综合一点的应用示例
- 13.4.5 使用flex开发汇编编译器
- 13.4.5 linux--Flex and Bison
- 13.4 有符号数转单精度浮点数
- 13.5 串口调试FPGA模板