💎一站式轻松地调用各大LLM模型接口,支持GPT4、智谱、星火、月之暗面及文生图 广告
` `在quartus平台中使用串口模块的IP,需要使用到platform designer软件来实现。 ## 操作步骤 ` `1、在quartus界面调出IP Catalog界面。 ![](https://img.kancloud.cn/59/17/5917074887afaa925648d05b7198adbc_469x778.png) ` `2、在IP catalog中搜索UART,找到RS2323模块,并双击打开,选择合适的路径和存放。 ![](https://img.kancloud.cn/bd/e4/bde4349aec0a622288f50764588a3c90_1447x704.png) ` `3、使用该模块若不搭建nios软核,则使用streaming。 ![](https://img.kancloud.cn/6c/48/6c482e5cd243b42ecf08fa42e56cda89_495x471.png) 在右上角电机Block Symbol或者在菜单选择View->Block Symbol打开模块符号。 ![](https://img.kancloud.cn/46/54/465477631e87ebb3e0baeaf4f4e83c11_678x515.png) ` `4、串口配置了波特率,其自动配置的参数与时钟有关,因此需要加入时钟模块,告知系统输入时钟为多少。 操作如下: ![](https://img.kancloud.cn/30/ef/30efbaa4fd005352ec47a50572cac4fd_591x632.png) ` `5、打开系统连接的界面,为其添加时钟输入模块。 ![](https://img.kancloud.cn/12/10/1210379201fc2fc4df1a32152b8c0be3_532x583.png) ` `6、在IP搜索栏搜索clock,双击选择的模块添加时钟模块,输入模块。 ![](https://img.kancloud.cn/28/16/28169074b341b6f67f8cccafe6c3c3c2_710x551.png) ` `7、根据板载资源,设置时钟的参考时钟。 ![](https://img.kancloud.cn/f1/3d/f13dfbbd6e08fd3bef7b3765696999fe_1168x775.png) ` `8、连接时钟模块和串口模块的clk和reset。 ![](https://img.kancloud.cn/07/99/079943c0561fabdc6d9dc198b1a55b44_591x349.png) ` `9、点击Generate HDL生成模块。 ![](https://img.kancloud.cn/29/fb/29fbc8cfaf82f548a4e46b9fe93deef3_1911x1059.png) ` `10、在quartus中添加生成的sys系统。 ![](https://img.kancloud.cn/2c/a4/2ca429400defa9271c42e8e48d2b916c_1784x759.png) ![](https://img.kancloud.cn/60/1a/601a0e3f4360e5ccd7aa8574567dfbf8_1017x843.png) ![](https://img.kancloud.cn/fa/03/fa03fa8dac27df4c231489e5f876fd62_1036x618.png) ![](https://img.kancloud.cn/e0/78/e078691c39c8a27a3f040a634931f364_1006x851.png) ` `11、从platform designer生成模块实例将实例拷贝到添加到quartus的顶层文件中,添加写数据和读数据的时序。 ![](https://img.kancloud.cn/8f/8d/8f8d67387f76c22528a431f0571d71a3_1240x552.png) ![](https://img.kancloud.cn/a3/45/a345336e4ff2507738519c3064b145e9_604x501.png) ![](https://img.kancloud.cn/8c/16/8c16165c87a23dc6ec864f3d0618ad6c_1302x394.png) 这里只测试一下串口发送数据的功能,接收数据的操作基本是一样的。 ` `12、在platform designer查看串口模块发送数据的时序。 ![](https://img.kancloud.cn/36/3f/363f7ebe909f96b915c08d3b8c2bbf73_1011x553.png) ![](https://img.kancloud.cn/5b/2a/5b2abc2612a7e75e007067a71b08695c_1619x863.png) ` `同理在这里一样可以查看到接收数据的时序。 ` `需要注意的是,时序中的数据其实是在to_uart_valid信号为1时,在每一个时钟上升沿读取一个要发送的数据,当数据读入后to_uart_ready信号通知RS232模块发送数据,可以在需要发送的数据都写入RS232后在让to_uart_valid信号拉高触发发送,也可以在valid信号之后就开始触发,但是一定得注意发送的数据个数适合valid信号为高电平时其中有多少个上升沿决定的。 ` `下面是测试串口发送数据的顶层文件。 ``` module top2( input wire clk,//50MHz时钟 //rst,// output reg led, //用于指示 input wire rxd, output wire txd, inout dht_io ); //*********************************PROCESS************************************** // 复位模块 //****************************************************************************** reg rst_n ; reg [15:0]delay_cnt; always@(posedge clk) begin if(delay_cnt>=16'd35530)begin delay_cnt <= delay_cnt; rst_n <= 1'b1; end else begin rst_n <= 1'b0; delay_cnt <= delay_cnt + 1'b1; end end //指示灯 //assign txd = led; reg [31:0]cnt; reg led_f1,tx_flag; always@(posedge clk) begin led_f1 <= led; tx_flag <= led &(~led_f1); if(cnt >= 32'd25000000 - 1) begin cnt <= 0; led <=~led; end else begin cnt <= cnt + 1'b1 ; end end //-------------------------------------------- localparam s_s1=0; localparam s_s2=1; localparam s_s3=2; localparam s_s4=3; reg [7:0]send_data; reg to_uart_valid , to_uart_ready; reg [2:0]send_st; reg [7:0]data_cnt; always@(posedge clk) begin if(!rst_n)begin to_uart_ready <= 1'b0; to_uart_valid <= 1'b0; send_data <= 8'd0; send_st<= s_s1; data_cnt <= 8'd0; end else begin case(send_st) s_s1:begin//待机 if(tx_flag)begin send_st <= s_s2; to_uart_valid <= 1'b0; to_uart_ready<= 1'b0; data_cnt <= 8'd0; send_data <= 9; end else begin to_uart_valid <= 1'b0; to_uart_ready<= 1'b0; end end s_s2:begin if(data_cnt <= 8'd8-1'b1)begin to_uart_valid <= 1'b1; //to_uart_ready <= (data_cnt >= 8'd5-1)?1'b0:1'b1; send_data <= data_cnt+1; data_cnt <= data_cnt + 1'b1; send_st <= (data_cnt >= 8'd5-1)?s_s3:s_s2; end end s_s3:begin to_uart_valid <= 1'b0; to_uart_ready <= 1'b1; send_st <= s_s1; data_cnt<=8'd0; end default :send_st <= s_s1; endcase end end IP_UART u0 ( //.rs232_0_from_uart_ready (<connected-to-rs232_0_from_uart_ready>), // rs232_0_avalon_data_receive_source.ready //.rs232_0_from_uart_data (<connected-to-rs232_0_from_uart_data>), // .data //.rs232_0_from_uart_error (<connected-to-rs232_0_from_uart_error>), // .error //.rs232_0_from_uart_valid (<connected-to-rs232_0_from_uart_valid>), // .valid .rs232_0_to_uart_data (send_data), // rs232_0_avalon_data_transmit_sink.data .rs232_0_to_uart_error (), // .error .rs232_0_to_uart_valid (to_uart_valid), // .valid .rs232_0_to_uart_ready (to_uart_ready), // .ready .rs232_0_UART_RXD (rxd), // rs232_0_external_interface.RXD .rs232_0_UART_TXD (txd), // .TXD .clk_clk (clk), // clk.clk .reset_reset_n (rst_n) // reset.reset_n ); endmodule ``` ` `结果如下: ![](https://img.kancloud.cn/80/0c/800c2a8a9799742811c00dc18b0f4c65_942x690.png)